Em có đề bài như sau :
Cho 1 mạch bất đồng bộ 6 bit, xử dụng 6 DFF (74LS74A) với các thông số
Fmax=3MHZ
tPLH=25ns
tPHL=40ns
a) Tính tần số clock tối đa của mạch bất đồng bộ trên
b) Với các thông số DFF trên, để thiết kế mạch đêm đồng bộ 6 bit thì tần số clock tối đa của mạch là bao nhiêu .
Em mới học nên không rành , mấy anh chị chỉ giúp em cách tính với à
Cho 1 mạch bất đồng bộ 6 bit, xử dụng 6 DFF (74LS74A) với các thông số
Fmax=3MHZ
tPLH=25ns
tPHL=40ns
a) Tính tần số clock tối đa của mạch bất đồng bộ trên
b) Với các thông số DFF trên, để thiết kế mạch đêm đồng bộ 6 bit thì tần số clock tối đa của mạch là bao nhiêu .
Em mới học nên không rành , mấy anh chị chỉ giúp em cách tính với à


