Thông báo

Collapse
No announcement yet.

HỎi vỀ ĐiỆn trỞ kÉo lÊn

Collapse
X
 
  • Lọc
  • Giờ
  • Show
Clear All
new posts

  • HỎi vỀ ĐiỆn trỞ kÉo lÊn

    cho em hỏi tại sao các loại ic họ TTL có ngõ ra cực thu để hở vd ic 7407 thường mắc thêm điện trở kéo lên ở ngõ ra và giá trị R đó thường là bao nhiêu?em cảm ơn!

  • #2
    Nguyên văn bởi llitieulong Xem bài viết
    cho em hỏi tại sao các loại ic họ TTL có ngõ ra cực thu để hở vd ic 7407 thường mắc thêm điện trở kéo lên ở ngõ ra và giá trị R đó thường là bao nhiêu?em cảm ơn!
    các ngõ ra này khi hoạt động(active) thì nó ở mức logic L , khi ngưng (off) thì nó ở trạng thái "lơ lửng"nên cần một trở kéo lên nguồn + để xác lập trạng thái cho cổng, mạch phía sau, và các cổng hoặc mạch phía sau có thể có mức nguồn nuôi cao hơn của TTL, vì thế người ta để hở cực ra này , giá trị trở này tùy thuộc vào yêu cầu dòng của mạch phía sau , thường trong khoảng 220ohm đến 10k, hay gặp nhất là 1k .

    Comment


    • #3
      Nguyên văn bởi Quocthaibmt Xem bài viết
      các ngõ ra này khi hoạt động(active) thì nó ở mức logic L , khi ngưng (off) thì nó ở trạng thái "lơ lửng"nên cần một trở kéo lên nguồn + để xác lập trạng thái cho cổng, mạch phía sau, và các cổng hoặc mạch phía sau có thể có mức nguồn nuôi cao hơn của TTL, vì thế người ta để hở cực ra này , giá trị trở này tùy thuộc vào yêu cầu dòng của mạch phía sau , thường trong khoảng 220ohm đến 10k, hay gặp nhất là 1k .
      Click image for larger version

Name:	mach bootstrap.jpg
Views:	1
Size:	98.2 KB
ID:	1396928 cho em hỏi mạch này nếu bỏ đi các cổng open collectror này ,sử dụng trực tiếp tín hiệu từ vdk 3,3v cấp vào IC HCPL 3120 có được không?em cảm ơn!

      Comment


      • #4
        Nguyên văn bởi llitieulong Xem bài viết
        [ATTACH]88787[/ATTACH] cho em hỏi mạch này nếu bỏ đi các cổng open collectror này ,sử dụng trực tiếp tín hiệu từ vdk 3,3v cấp vào IC HCPL 3120 có được không?em cảm ơn!
        với mạch này thì không nên nối trực tiếp từ VĐK đến HCPL , mặc dù nối vẫn được vì lý do an toàn cho VĐK, biện pháp liên lạc bằng cổng đệm nâng cao độ tin cậy cho mạch điện hơn nhiều .

        Comment


        • #5
          Nguyên văn bởi llitieulong Xem bài viết
          [ATTACH]88787[/ATTACH] cho em hỏi mạch này nếu bỏ đi các cổng open collectror này ,sử dụng trực tiếp tín hiệu từ vdk 3,3v cấp vào IC HCPL 3120 có được không?em cảm ơn!
          với mạch này thì không nên nối trực tiếp từ VĐK đến HCPL , mặc dù nối vẫn được vì lý do an toàn cho VĐK, biện pháp liên lạc bằng cổng đệm nâng cao độ tin cậy cho mạch điện hơn nhiều .

          Comment


          • #6
            Nguyên văn bởi Quocthaibmt Xem bài viết
            với mạch này thì không nên nối trực tiếp từ VĐK đến HCPL , mặc dù nối vẫn được vì lý do an toàn cho VĐK, biện pháp liên lạc bằng cổng đệm nâng cao độ tin cậy cho mạch điện hơn nhiều .
            em cảm ơn!em giai thích nguyên lí hoạt động của mạch thế này anh xem thử có đúng không:
            Chu kỳ đầu IC U3( thấp) được kích khóa trên mở làm Fet Q2 dẫn, điện áp điểm giữa Fet Q1và Fet Q2 lúc này về 0V. Nguồn 15V nạp cho tụ boostrap C1.
            Nửa chu kỳ sau IC U1( cao ) được kích làm mở khóa trên, đồng thời Fet Q2 được kích ngắt khóa dưới IC U3 chân 6-5 nối với nhau dòng trong tụ kích sinh Fet Q2 xả rơi áp trên 2 điện trở 10Ω và 5Ω và về GNDA. Tụ boostrap C1 xả tạo giá trị điện áp 2 đầu (-) và (+) dòng trong tụ C1 xả đi qua chân 8-7 qua điện trở kích 10Ω và 10K về cực (-) của tụ tạo thành vòng kín và gây áp trên cực G của Fet Q1 được kích dẫn, thì điện áp ngõ ra( tại điểm gắn với tải ) sẽ chuyển từ mức thấp(0) lên mức cao của nguồn công suất ( 200V)

            Comment


            • #7
              coi dùm em đi anh

              Comment

              Về tác giả

              Collapse

              llitieulong Tìm hiểu thêm về llitieulong

              Bài viết mới nhất

              Collapse

              Đang tải...
              X