Nếu đây là lần đầu tiên đến với Điện Tử Việt Nam, bạn có thể đọc phần Hỏi đáp bằng cách nhấn vào liên kết. Có thể bạn cần đăng kí trước khi có thể gửi bài . Để bắt đầu xem bài viết, chọn diễn đàn bạn muốn thăm dưới đây.
Bác Romel.de có thể up cho em một bộ thư viện 130nm của TSMC được không ?
Em nghe nói là công nghệ này đã miễn phí nhưng không biết download từ đâu.
Xin cám ơn bác đã giúp đỡ nhiệt tình ! phamdanglam1986@yahoo.com
Em đã thử tìm kiếm trên trang của Synnopsys nhưng đều không thể download được vì đòi account.
Bác Romel.de download giúp em với nhé. (180nm cũng được). Em cần lib để demo design compiler
Cảm ơn bác nhé !
Em đã thử tìm kiếm trên trang của Synnopsys nhưng đều không thể download được vì đòi account.
Bác Romel.de download giúp em với nhé. (180nm cũng được). Em cần lib để demo design compiler
Cảm ơn bác nhé !
Chào bạn Mytran,
Bây giờ tớ cũng không thể download standard cell từ synopsys được nữa. Có lẽ license chỗ tớ đã hết hạn vì bây giờ bọn tớ toàn tự làm lấy standard cell lib.
Hiện tại em đã down được cái lib 65nm của bác hungthientu. Da sythesis và read netlist ok hết rồi nhưng khi placeopt thì không được bởi vì không có thông số rc trong bảng tlu+. Bác biết cách nào tạo ra cái file đó hay không. Hiện tại em tìm nát trong lib mà không có.
Ah nhân tiện bác có bộ library nào có luôn file đó hay không? Nếu có thì cho em xin để chạy thử. Thank pác
Hiện tại em đã down được cái lib 65nm của bác hungthientu. Da sythesis và read netlist ok hết rồi nhưng khi placeopt thì không được bởi vì không có thông số rc trong bảng tlu+. Bác biết cách nào tạo ra cái file đó hay không. Hiện tại em tìm nát trong lib mà không có.
Ah nhân tiện bác có bộ library nào có luôn file đó hay không? Nếu có thì cho em xin để chạy thử. Thank pác
Chào bạn Ndtleen,
Thư viện thì đương nhiên là tớ có cả nhưng đây đều là những thư viện bên hãng tớ tự phát triển nên không thể đưa lên được. Tớ có một số điểm chưa rõ muốn hỏi bạn. Bạn hiện nay đang thiết kế chip có phải để fabricate không? Nếu như chỉ để làm nghiên cứu, viết báo và không cần fabricate thì có lẽ chẳng cần phải placeopt làm gì. Vì dù sao những số liệu đó chỉ mang tính tham khảo, gần đúng cũng được. Nếu như bạn định fabricate một số lượng nhỏ test chip để làm nghiên cứu thì tớ khuyên bạn trước hết hãy chọn technology một cách hợp lý. Nếu như thiết kế của bạn không phải quá lớn hoặc quá mạnh thì tớ nghĩ công nghệ bạn nên dùng là 0.35, 0.25, hoặc 0.18. Những công nghệ này vừa rẻ tiền, đáp ứng hầu hết yêu cầu cơ bản về thiết kế, dễ thiết kế và ít lỗi hơn rất nhiều những công nghệ mới (có rất nhiều những yêu cầu ngặt nghèo cho việc thiết kế dùng công nghệ mới, nếu bạn còn ít kinh nghiệm tớ thành thật khuyên bạn nên thiết kế bằng công nghệ cũ sẽ dễ hơn rất nhiều). Trong trường hợp bạn thiết kế chip này để về sau làm sản phẩm thật và sẽ sử dụng công nghệ 65nm thì tớ khuyên bạn nên mua license library hoặc tự phát triển lấy library. Bạn có thể tham khảo những library trên mạng để tự làm lấy một bộ cho công ty của mình.
Link ở trên die hết rồi, bác Rommel.de có thể up lại dùm em những phần mềm này được không, em học VLSI đang rất cần, cám ơn bác nhiều!
Leda
VCS
DC
Formality
Primetime
ICC (IC compiler)
Link die hết rồi các bạn ạ. Ai có thể up lên giúp mình phần mềm Déign Compiler và IC Compainer ko ?
Thank rất nhiều !
Nếu muốn, bạn có thể hướng dẫn phần cài đặt và ***** giúp mình. Cảm ơn nhé !
Phần mềm thì tôi có thể giúp. Còn về phần c***rack thì tôi chưa dùng đến nên chưa thử. Tôi nghĩ nếu bạn dùng phần mềm này cho môn học thì đáng lẽ các thầy của bạn phải hướng dẫn các bạn cài đặt và c***rack rồi chứ...
Phần mềm thì tôi có thể giúp. Còn về phần c***rack thì tôi chưa dùng đến nên chưa thử. Tôi nghĩ nếu bạn dùng phần mềm này cho môn học thì đáng lẽ các thầy của bạn phải hướng dẫn các bạn cài đặt và c***rack rồi chứ...
Tôi sẽ upload lên mf.
Regards,
Bạn có thể up giúp mình những phần mềm sau trong bộ công cụ synopsys được không:
Leda
VCS
Design Compiler
Formality
Primetime
IC Compiler
C**rack của những phần mềm đó nếu có.
Cám ơn nhiều!
nhân tiện cho mình hỏi thêm về cái phần test hipot (cao áp),là để kiểm tra độ bền cách điện giưa các cuộn dây,mà thấy thông số test thường ở mức 4kvac,vậy nếu mấy con fail đó xài bình thường vẫn dduocj phải không ạ,vì điện mình làm gì lên tới mức đó
Xin chào mọi người, tôi đã sử dụng Flashforge Inventor 2 được gần 5 năm và rất hài lòng với nó, nhưng tuần trước đã xảy ra sự cố. Có vẻ như động cơ bước đưa sợi in vào đầu nóng đã bị hỏng. Mọi thứ khác có vẻ ổn trên máy...
Comment