Thông báo

Collapse
No announcement yet.

help help help

Collapse
X
 
  • Lọc
  • Giờ
  • Show
Clear All
new posts

  • help help help

    Xin chào mọi người, mình là ng mới nghiên cứu về FPGA. Mình có chút vướng mắc phần nhân tần, đúng hơn là chưa biết làm thế nào Ví dụ như xung clock đầu vào la 20Mhz đầu ra cần xung 100MHz. mình lập trình dùng VHDL, mong mọi người có thể đóng góp ý kiến giúp mình về phần này.
    Thanks!

  • #2
    Bạn cần dùng Phase Lock Loop (PLL) để làm nhân tầng. Bạn Google PLL để tìm hiểu thêm nhe

    Sent from my MB865 using Tapatalk
    Chúc một ngày vui vẻ
    Tony
    email : dientu_vip@yahoo.com

    Comment


    • #3
      Cậu có thể share tài liẹu về phần này được không?
      mail mình:damngocdcn@gmail.com

      Comment


      • #4
        http://en.m.wikipedia.org/wiki/Phase-locked_loop

        Sent from my MB865 using Tapatalk
        Chúc một ngày vui vẻ
        Tony
        email : dientu_vip@yahoo.com

        Comment


        • #5
          Cám ơn anh, em đã làm được rồi. Em dùng DCM trong IPcore. Em muốn hỏi thêm anh một chút. Anh có biết về kỹ thuật PDL(Programable delay line) không ạ? e chỉ biết là nó dựa vào các khối LUTs trong FPGA để tạo độ trễ nhanh trậm dựa vào độ dài ngắn của đường đi, với pp này tần số có thể đạt cỡ trăm Ghz==> liệu có khả thi trên FPGA. Mong anh và mọi người chia sẻ ý kiến.

          Comment


          • #6
            Zero delay buffer có thể giúp bạn về vấn đề này. Bạn có thể Google hoặc theo link dưới đây để tìm hiểu thêm nhe

            http://www.google.com/url?sa=t&sourc...eGqy9CYPDZu_bQ

            Sent from my MB865 using Tapatalk
            Chúc một ngày vui vẻ
            Tony
            email : dientu_vip@yahoo.com

            Comment

            Về tác giả

            Collapse

            ngocdt2k3 Tìm hiểu thêm về ngocdt2k3

            Bài viết mới nhất

            Collapse

            Đang tải...
            X