Chào các bác.
Em đang học VHDL và đang gặp phải vấn đề là: có một tín hiệu clock (T=100us) và em muốn đưa ra một tín hiệu có T=100us nhưng trế so với clock là 30us.
- Chương trình em viết như sau:
-------------------------------------
entity thacmac is
port (i:in bit; o: out bit);
end thacmac;
architecture flow of thacmac is
begin
o <= i after 30 us;
end flow;
-------------------------------------
- Mô phỏng giản đồ thời gian - gửi file đính : (tạm gán device là EPF10K10LC84-3)
=> em thấy i,o vẫn giống nhau.
Các bác có thể chỉ cho em vấn đề này là tại sao không, và phải tìm hiểu phần nào liên quan với nó
Cám ơn các bác đã đọc!
Em đang học VHDL và đang gặp phải vấn đề là: có một tín hiệu clock (T=100us) và em muốn đưa ra một tín hiệu có T=100us nhưng trế so với clock là 30us.
- Chương trình em viết như sau:
-------------------------------------
entity thacmac is
port (i:in bit; o: out bit);
end thacmac;
architecture flow of thacmac is
begin
o <= i after 30 us;
end flow;
-------------------------------------
- Mô phỏng giản đồ thời gian - gửi file đính : (tạm gán device là EPF10K10LC84-3)
=> em thấy i,o vẫn giống nhau.
Các bác có thể chỉ cho em vấn đề này là tại sao không, và phải tìm hiểu phần nào liên quan với nó
Cám ơn các bác đã đọc!
Comment