Nguyên văn bởi hithere123
Xem bài viết
Thông báo
Collapse
No announcement yet.
Làm cách nào để nhân chia lẻ cho xung clock?
Collapse
X
-
Woa ... Jeff ko recommend mạch chia clock này cho FPGA đâu ... Jeff nghĩ dùng DCM sẽ tốt hơn ...
Làm sao bảo đảm được output của a Tony ko bi glitch nhỉ? Vì Jeff thấy thế này:
- int_clk_out sẽ có 1 ít delay so với rising_edge của clk (T1)
- (!clk) sẽ có 1 ít delay so với clk (T2)
---
Nếu như T2>T1 thì sẽ bị glitch ngay.
Ban đầu Jeff hiểu khác.
Vấn đề bắt đầu phức tạp hơn so với việc dùng DCM rùi.
Comment
-
Nguyên văn bởi jefflieu Xem bài viếtWoa ... Jeff ko recommend mạch chia clock này cho FPGA đâu ... Jeff nghĩ dùng DCM sẽ tốt hơn ...
Làm sao bảo đảm được output của a Tony ko bi glitch nhỉ? Vì Jeff thấy thế này:
- int_clk_out sẽ có 1 ít delay so với rising_edge của clk (T1)
- (!clk) sẽ có 1 ít delay so với clk (T2)
---
Nếu như T2>T1 thì sẽ bị glitch ngay.
Ban đầu Jeff hiểu khác.
Vấn đề bắt đầu phức tạp hơn so với việc dùng DCM rùi.
Comment
-
Nguyên văn bởi tonyvandinh Xem bài viếtint_clk_out kô thể đến sớm hơn clock được là tại vì nó được tạo ra bởi clock.
Int_clk_out được tạo ra từ kết quả của 5 rising edge clock khác nhau ( R[4:0] ) từ clock nguồn.
và clock_out được tạo ra từ một mạch logic AND của int_clk_out và một đường clock nguồn.
Mặc dù cả 6 clock này là giống nhau nhưng thực tế thì rất khó đảm bảo 6 clock này cái nào đến trước, cái nào đến sau.
Anh xem lại thử.
Thân mến.
Comment
-
Nguyên văn bởi hithere123 Xem bài viếtAnh,
Int_clk_out được tạo ra từ kết quả của 5 rising edge clock khác nhau ( R[4:0] ) từ clock nguồn.
và clock_out được tạo ra từ một mạch logic AND của int_clk_out và một đường clock nguồn.
Mặc dù cả 6 clock này là giống nhau nhưng thực tế thì rất khó đảm bảo 6 clock này cái nào đến trước, cái nào đến sau.
Anh xem lại thử.
Thân mến.
Code:reg [3:0] cnt; always @ (posedge clk or reset) if (reset) begin cnt = 0; end else if (int_clk_out) begin cnt = cnt + 1; end assign clock_out = cnt[0];
Comment
-
Nguyên văn bởi tonyvandinh Xem bài viếtThường thì FF có delay hơn inverter nhiều. Trong FPGA thì có thể phải cần cẩn thận hơn. Vì thế trên bài trên tôi nói là nên dùng xung ra cho enable thì tốt hơn.
Cho riêng FPGA:
1/ khuyến khích dùng DCM để tạo ra clock mới (worry free )
2/ Khi dùng mạch đếm và logic tạo ra clock mới và khi muốn dùng clock mới này cho chân CLK của FF phải cẩn thận.
Jeff có cách này, nhìn hơi nghiệp dư .. nhưng mà chạy cũng được
if(rising_edge(clk)) then
if(cnt=6) then cnt <= 0; else cnt<=cnt+1; end if;
end if;
khi muốn FF enable trong 6 clock trong 7 clock thì : ff_en <= '1' when cnt/=6 else '0';
khi muốn FF enable 3 trong 7 clock ff_en <= '1' when (cnt=0 or cnt=2 or cnt=4) else '0';
Comment
-
Nguyên văn bởi tonyvandinh Xem bài viếtKhông sao đâu, tôi dùng kỹ thuật này nhiều rồi. Nếu sợ thì dùng nó để đổi nhịp của clock (enable). Xem phần thứ 2 của bài tôi viết
Code:reg [3:0] cnt; always @ (posedge clk or reset) if (reset) begin cnt = 0; end else if (int_clk_out) begin cnt = cnt + 1; end assign clock_out = cnt[0];
Làm theo cách 2 thì đúng là sẽ không có glitch khi STA clean nhưng xung ra sẽ bị delay 1 clock. Anh xem lại thử.
Thân.
Comment
-
Nguyên văn bởi jefflieu Xem bài viếtOkie ...
Cho riêng FPGA:
1/ khuyến khích dùng DCM để tạo ra clock mới (worry free )
2/ Khi dùng mạch đếm và logic tạo ra clock mới và khi muốn dùng clock mới này cho chân CLK của FF phải cẩn thận.
Nguyên văn bởi jefflieu Xem bài viếtJeff có cách này, nhìn hơi nghiệp dư .. nhưng mà chạy cũng được
if(rising_edge(clk)) then
if(cnt=6) then cnt <= 0; else cnt<=cnt+1; end if;
end if;
khi muốn FF enable trong 6 clock trong 7 clock thì : ff_en <= '1' when cnt/=6 else '0';
khi muốn FF enable 3 trong 7 clock ff_en <= '1' when (cnt=0 or cnt=2 or cnt=4) else '0';
Comment
-
Nguyên văn bởi hithere123 Xem bài viếtAnh,
Làm theo cách 2 thì đúng là sẽ không có glitch khi STA clean nhưng xung ra sẽ bị delay 1 clock. Anh xem lại thử.
Thân.
Comment
-
Cám ơn sự hưởng ứng
Để đúc kết đề tài này, tôi xin cám ơn sự hưởng ứng của các bạn, đặc biệt là bạn Jeff và hithere. Sự hưởng ứng của các bạn đã làm đề tài này thêm sôi nổi và đã nêu ra những khuyết điểm của thiết kế. Dù thiết kế hay cách mấy, vẫn có thể có khuyết điểm. Có khuyết điểm có thể khắc phục. Có cái chỉ là work around (khắc phục tạm?). Cho nên cần phải biết những giới hạn của thiết kế để dùng nó một cách thích hợp hơn.
Tôi hy vọng các bạn sẽ tham gia những đề tài khác trong tương lai để mình cùng học hỏi thêm.
Thân ái
Comment
-
Nguyên văn bởi tonyvandinh Xem bài viếtTrễ 1 clock thì có ảnh hưởng gi?
Đúng là trong trường hợp này trễ 1 clock không vấn đề gì
Tiện thể xin phép anh tóm tắt hai ý em tham gia:
[1] Clock gate dùng ở đây không phù hợp, cách 2 của anh hay hơn, vi em cũng toàn dùng cách này và silicon ra okie. Em đưa clock gate ra chỉ là muốn góp thêm một kỹ thuật hay dùng khi đụng tới clock thôi.
[2] Em bảo lưu ý kiến không nên dùng logic AND vì chắc chắn có glitch.
Thân mến.
Comment
Bài viết mới nhất
Collapse
-
bởi tungdqEm cần tìm sơ đồ mạch một số Main máy tính đời cao như Asrock B560M-HDV, các cao nhân chỉ giúp với. Thank!
-
Channel: Các mạch điện ứng dụng
hôm nay, 08:27 -
-
Trả lời cho Kiểm tra biến ápbởi lamvu0677nhân tiện cho mình hỏi thêm về cái phần test hipot (cao áp),là để kiểm tra độ bền cách điện giưa các cuộn dây,mà thấy thông số test thường ở mức 4kvac,vậy nếu mấy con fail đó xài bình thường vẫn dduocj phải không ạ,vì điện mình làm gì lên tới mức đó
-
Channel: Điện tử dành cho người mới bắt đầu
10-11-2024, 08:52 -
-
Trả lời cho Kiểm tra biến ápbởi lamvu0677máy đo số vòng thì cty có ,mà nó to quá,tưởng có máy nào gọn gọn bỏ túi được thì tiện hơn,vì đi lại nhiều...
-
Channel: Điện tử dành cho người mới bắt đầu
10-11-2024, 08:47 -
-
bởi tmcodonMình thấy diễn đàn có chuyên mục quảng cáo rồi mà. Bạn đóng góp để mở luồng riêng
-
Channel: Hướng dẫn sử dụng diễn đàn
09-11-2024, 13:36 -
-
bởi Nicole08Xin chào mọi người, tôi đã sử dụng Flashforge Inventor 2 được gần 5 năm và rất hài lòng với nó, nhưng tuần trước đã xảy ra sự cố. Có vẻ như động cơ bước đưa sợi in vào đầu nóng đã bị hỏng. Mọi thứ khác có vẻ ổn trên máy...
-
Channel: Điện tử dành cho người mới bắt đầu
09-11-2024, 12:55 -
Comment