Vấn đề:
- Có 1 ADC được clock với tần số không đổi (100MHz chẳng hạn)
- Data được stream vào FPGA, FPGA có thể chạy thoải mái với tần số 120MHz
- Làm thế nào để lấy mẫu data với tần số 1.234 MHz
------------------------
Mình học lõm được cái VHDL code làm như vậy nên thấy khá thú vị. Post lên cho mọi người comment.
- Có 1 ADC được clock với tần số không đổi (100MHz chẳng hạn)
- Data được stream vào FPGA, FPGA có thể chạy thoải mái với tần số 120MHz
- Làm thế nào để lấy mẫu data với tần số 1.234 MHz
------------------------
Mình học lõm được cái VHDL code làm như vậy nên thấy khá thú vị. Post lên cho mọi người comment.
Comment