Nếu đây là lần đầu tiên đến với Điện Tử Việt Nam, bạn có thể đọc phần Hỏi đáp bằng cách nhấn vào liên kết. Có thể bạn cần đăng kí trước khi có thể gửi bài . Để bắt đầu xem bài viết, chọn diễn đàn bạn muốn thăm dưới đây.
Quyển này dùng tra cứu thì rất tuyệt. Còn mấy quyển của cậu nhhlp2003 mình xem rùi nhưng không đầy đủ lắm.
Chúc các bạn thành công.
Technical sale at WT Microelectronics S'pore
Hỗ trợ dự án sử dụng các hãng Texas Instrument, STMicro, Freescale, Fairchild, International Rectifier, Ublox, Lumiled, Maxim
Liên hệ: 0915.560.511 hoặc ngo.haibac@wtmec.com
lỗi này Multiple non-tristate drivers for net xmit_doneH in u_xmit và lỗi này Unresolved tristate drivers for net xmit_doneH in u_xmit trong VHDL có nghĩa gì vậy nhỉ.ai cho mình biết làm sao khắc phục được lỗi này.giúp mình với
cho mình hỏi thêm một câu là :có phải ở verilog các câu lệnh lặp chỉ được dùng để mô phỏng ,để tổng hợp mạch thì ta chỉ được cung cấp các câu lệnh if ....else,case ...endcase không vậy.Mình thấy mấy anh chị làm trước bảo thế không biết có đúng không ? Nếu như vậy thì khi tổng hợp mạch có ít phương án quá hic hic !
lỗi này Multiple non-tristate drivers for net xmit_doneH in u_xmit và lỗi này Unresolved tristate drivers for net xmit_doneH in u_xmit trong VHDL có nghĩa gì vậy nhỉ.ai cho mình biết làm sao khắc phục được lỗi này.giúp mình với
Khi bạn có 2 đường ra vô chung một lối (port), compiler sẽ báo lỗi là nó không biết xử lý. std_logic có 9 states
'U', -- Uninitialized (chưa có giá trị)
'X', -- Forcing Unknown (biến qua X)
'0', -- Forcing 0 (biến qua 0)
'1', -- Forcing 1 (biến qua 1)
'Z', -- High Impedance (điện trở cao)
'W', -- Weak Unknown (yếu X)
'L', -- Weak 0 (yếu 0)
'H', -- Weak 1 (yếu 1)
'-' -- Don't care (không cần biết)
signal a, b, out : std_logic
out <= a;
out <= b;
out nhận giá trị của a và b liền một lúc, cái compiler không biết phải chọn giá trị nào cho "out". Trong trường hợp này, bạn cần một "resolved function" để chỉ điểm cái compiler là giá trị nào cho "out" cho những giá trị tương ứng của "a" và "b".
Dưới đây là ví dụ:
VHDL std_logic resolution function table:
U X 0 1 Z W L H D
-----------------
U | U U U U U U U U U
X | U X X X X X X X X
0 | U X 0 X 0 0 0 0 X
1 | U X X 1 1 1 1 1 X
Z | U X 0 1 Z W L H X
W | U X 0 1 W W W W X
L | U X 0 1 L W L W X
H | U X 0 1 H W W H X
D | U X X X X X X X X
À, sản phẩm họ thiết kế ra, họ yêu cầu mình chứng minh là sau chỉnh sửa thì 1 là gỡ jump cắm lại không hư mạch, 2 là gỡ jump thì 220Vdc vẫn dùng được led áp thấp 20V mà không hư led như mình báo, nên họ hiểu rõ mà....
Bài học kiểu trực tuyến dù là loại đơn giản bậc nhất cũng vẫn cần chú tâm. Chỉ bật tai nghe lên thì không có loại nào thấm nổi đâu. Cách hay hơn, dễ hơn là kiếm phim tiếng Anh nào đó xem, ban đầu bật phụ đề tiếng Việt, nghe và...
Ha ha !
Thay đổi cách nghĩ thì sẽ nghĩ ra.
.
.
.
Một thứ cần kiểm soát dòng + nhiệt + công suất tiêu tán. Nhưng lại dùng tư duy ổn áp. Làm sao mà giải quyết được.
Nó là mạch ổn dòng.
Vì thế các anh nước lạ không thèm quan tâm là phải....
Vì cứ phải chỉnh sửa cho mỗi dải điện áp, quên chỉnh thì hư chíp phải bảo hành nên em thấy bất tiện, mới cần cái mạch 1 dải áp cao dùng cho tất cả loại đèn đó bác!...
Mình thỉnh thoảng cũng làm việc với người nước ngoài nói tiếng Anh thì toàn ghép nhặt từ, cộng với quơ tay quơ chân để diễn tả, hix. Nỗi khổ là không biết cách để mô tả sự việc. Tôi muốn tìm các bài giảng tiếng anh nào phù hợp...
Comment