Thông báo

Collapse
No announcement yet.

Thực hành VHDL, mong mọi người giúp đỡ!!!

Collapse
X
 
  • Lọc
  • Giờ
  • Show
Clear All
new posts

  • #16
    Nguyên văn bởi jefflieu Xem bài viết
    =============
    Để nghị 1 cách làm:
    Bạn có thể đặt 1 biến tạm: để chứa các block của bạn
    Nhiều nhất là 32 block mỗi block 1 bit (M=32), ít nhất là 1 block chứa 32 bit (M=1)
    block[i] = input((i+1)*(32/M)-1 downto i*(32/M))
    Sau đó, các block của bạn sẽ được shift ra output,
    output bit (i*N+N-1 downto N) = (Block[i] >> (M-N))
    Nếu chỉ để mô phỏng (simulation) thì công thức này với độ chia không có trở ngại gì. M và N là đường vào cho nên phải cẩn thận nếu cần synthesize những công thức có liên hệ tới. Mặc dù M và N chỉ giới hạn trong một giá trị (M = 1,2,4,..,32) nhưng những công cụ tổng hợp không thể biết về vấn đề này. Nên dùng "case" statement để bổ túc tin tức đó. Ví dụ

    case M =>
    when 1 => block[i] = input((i+1)*(32)-1 downto i*(32))
    when 2 => block[i] = input((i+1)*(16)-1 downto i*(16))
    ...
    when others => block[i] = input((i+1)-1 downto i) -- M=32

    Theo tôi nghĩ thì bài toán này cần bộ chứa 32x32 (maximum storage) vì M và N luân chuyển (dynamic). M cho hàng dọc và N cho hàng ngang. Làm cho hoạt động trước rồi tìm cách optimize bộ chứa sau.

    Vài ý kiến để giúp giải quyết vấn đề
    Chúc một ngày vui vẻ
    Tony
    email : dientu_vip@yahoo.com

    Comment


    • #17
      Các bác ơi, em đã viết xong chương trình và tiến hành mô phỏng trên model SIM rùi, h thì phải làm trên FPGA thông qua phần mềm Xilins ISE, nhưng nó có lắm thông số quá, bác nào có hướng dẫn nạp chương trinh vhdl vào thì hướng dẫn em với.
      và sau đó kiểm tra thời gian trễ cũng như hiệu suất sử dụng phần cứng của nó như thế nào?
      Em xin cảm ơn

      Comment


      • #18
        Nguyên văn bởi tuantuthan Xem bài viết
        Các bác ơi, em đã viết xong chương trình và tiến hành mô phỏng trên model SIM rùi, h thì phải làm trên FPGA thông qua phần mềm Xilins ISE, nhưng nó có lắm thông số quá, bác nào có hướng dẫn nạp chương trinh vhdl vào thì hướng dẫn em với.
        và sau đó kiểm tra thời gian trễ cũng như hiệu suất sử dụng phần cứng của nó như thế nào?
        Em xin cảm ơn
        Thiết nghĩ, đây là một thắc mắc của nhiều bạn khi mới bắt đầu học FPGA. Sẽ rất tốt nếu mình có một bài viết để hướng dẫn: "Thiết kế FPGA với phần mềm ISE/Quartus". Không rõ forum mình đã từng có bài viết đó chưa?

        Comment


        • #19
          Hình như em thấy chưa có thì phải?nhưng em thấy cái này ở nhiều diễn đàn khác rùi!

          Comment


          • #20
            Nguyên văn bởi tuantuthan Xem bài viết
            Các bác ơi, em đã viết xong chương trình và tiến hành mô phỏng trên model SIM rùi, h thì phải làm trên FPGA thông qua phần mềm Xilins ISE, nhưng nó có lắm thông số quá, bác nào có hướng dẫn nạp chương trinh vhdl vào thì hướng dẫn em với.
            và sau đó kiểm tra thời gian trễ cũng như hiệu suất sử dụng phần cứng của nó như thế nào?
            Em xin cảm ơn
            Bạn chịu khó tìm hiểu đi, lên trang web của xilinx ấy ... không cần chỉnh thông số gì đâu. Cứ thể mà compile thôi

            Comment

            Về tác giả

            Collapse

            tuantuthan Tìm hiểu thêm về tuantuthan

            Bài viết mới nhất

            Collapse

            Đang tải...
            X