Chào các bạn
Mình đang thiết kế mạch khuyếch đại nhiễu thấp Low Noise Amplifier tần số 2GHz. sử dụng phần mềm AWR. Trong quá trình thiết kế, do mạch cao tần nên điều hợp bằng L,C không được khả thi cho lắm . Nên mình sử dụng Microstrip line để điều hợp ngõ vào và ra.
Tuy nhiên, trong khi vẽ layout cho mạch, mình đã gặp một số rắc rối: mình chưa xác định được độ lớn của footprints cho tụ và điện trở là bao nhiêu.
Cho mình hỏi thêm, mạch của mình có độ lợi là 10.5dB, NF = 2.1 . , như vậy là đạt yêu cầu chưa ?
Mình post hình của cai mạch, ban xem và cho mình ý kiến với nhé.
Mong các bạn có kinh nghiệm giúp đỡ mình với.
// hình mạch mình thiết kế
Mình đang thiết kế mạch khuyếch đại nhiễu thấp Low Noise Amplifier tần số 2GHz. sử dụng phần mềm AWR. Trong quá trình thiết kế, do mạch cao tần nên điều hợp bằng L,C không được khả thi cho lắm . Nên mình sử dụng Microstrip line để điều hợp ngõ vào và ra.
Tuy nhiên, trong khi vẽ layout cho mạch, mình đã gặp một số rắc rối: mình chưa xác định được độ lớn của footprints cho tụ và điện trở là bao nhiêu.
Cho mình hỏi thêm, mạch của mình có độ lợi là 10.5dB, NF = 2.1 . , như vậy là đạt yêu cầu chưa ?
Mình post hình của cai mạch, ban xem và cho mình ý kiến với nhé.
Mong các bạn có kinh nghiệm giúp đỡ mình với.
// hình mạch mình thiết kế
Comment